计算机组成中uBUS,《计算机组成原理》实验报告—8位算术逻辑运算实验.docx

文档介绍:

计算机专业类课程实验报告课程名称:计算机组成原理学 院:信息与软件工程学院专 业:软件工程学生姓名:学 号:指导教师:日 期: 2012 年 12 月 15 日电子科技大学计算机学院实验中心电子科技大学实 验 报 告一、实验名称: 8位算术逻辑运算实验二、实验学时:2三、实验内容、目的和实验原理:实验目的:1.掌握算术逻辑运算器单元 ALU(74LS181) 的工作原理。2.掌握模型机运算器的数据传送通路组成原理。3.验证74LS181的组合功能。4.按给定数据,完成实验指导书中的算术/逻辑运算。实验内容:使用模型机运算器,置入两个数据 DR1=35,DR2=48,改变运算器的功能设定,观察运算器的输出,记录到实验表格中,将实验结果对比分析,得出结论。实验原理:1. 运算器由两片74LS181以并/串形式构成8位字长的ALU。运算器的输出经过一个三态门(74LS245)和数据总线相连。运算器的两个数据输入端分别由两个锁存器(74LS273)锁存。锁存器的输入连至数据总线,数据开关(INPUTDEVICE)用来给出参与运算的数据,并经过一三态门(74LS245)和数据总线相连。数据显示灯(BUSUNIT)已和数据总线相连,用来显示数据总线内容。实验器材(设备、元器件):模型机运算器四、实验步骤:仔细查看试验箱,按以下步骤连线1)ALUBUS连EXJ3ALU01连BUS1SJ2连UJ2跳线器J23上T4连SDLDDR1,LDDR2,ALUB,SWB四个跳线器拨在左边6)AR跳线器拨在左边,同时开关 AR拨在“1”电平核对线路,核对正确后接通电源用二进制数据开关KD0-KD7向DR1和DR2寄存器置入8位运算数据。电子科技大学计算机学院实验中心①调拨8位数据开关KD0-KD7为01100101(35H),准备向DR1送二进制数据。②数据输出三态缓冲器门控信号 ALUB=1(关闭)。③数据输入三态缓冲器门控信号 SWB=0(打开)。④数据锁存DRi控制信号LDDR1=1(打开),同时,LDDR2=0(关闭)。⑤打入脉冲信号T4,将数据65H置入DR1。重复步骤1-5,同理将数据A7H置入DR2检验DR1和DR2置入的数据是否正确。1) 数据输出三态缓冲器门控信号 ALUB=0(打开);2) 数据输入三态缓冲器门控信号 SWB=1(关闭);3) 数据锁存DRi控制信号LDDR1、LDD

内容来自淘豆网www.taodocs.com转载请标明出处.

相关资源:国标软件设计文档(操作手册(GB8567——88),测试分析报告(GB8567…

来源:Hemsworth郑

声明:本站部分文章及图片转载于互联网,内容版权归原作者所有,如本站任何资料有侵权请您尽早请联系jinwei@zod.com.cn进行处理,非常感谢!

上一篇 2021年6月12日
下一篇 2021年6月12日

相关推荐